МИКРОКОНТРОЛЛЕРЫ

# Современные 32-разрядные ARM-микроконтроллеры серии STM32: прямой доступ к памяти

## Олег Вальпа

В статье приведено описание блока прямого доступа к памяти 32-разрядных ARM-микроконтроллеров серии STM32 от компании STMicroelectronics. Рассмотрена архитектура и состав его регистров, а также приведены практические примеры программ.

#### **ВВЕДЕНИЕ**

ногие микроконтроллеры имеют встроенный блок прямого доступа к памяти (ПДП), именуемый в англоязычной литературе как Direct Memory Access (DMA). Блок DMA позволяет обеспечить высокоскоростную передачу данных между внешними устройствами и памятью микроконтроллера, а также передачу данных типа памятьпамять без участия процессора. Это позволяет освободить процессор от рутинной операции по пересылке данных, ускорить данную процедуру за счет прямой пересылки данных и выполнять различные операции в микроконтроллере одновременно и независимо самим процессором и блоком DMA.

Во многих программах процессор часто бывает загружен операциями, требующими непрерывной передачи данных. Это и опрос состояния датчиков, и регулярные расчеты. Примером таких процедур могут служить: вывод информации на графический индикатор, опрос клавиатуры, чтение данных с карты памяти и тому подобное. Если в это время еще потребуется обслуживать запрос от компьютера по последовательному порту, то процессор может начать притормаживать выполнение некоторых операций. В подобных случаях DMA может помочь процессору. Для этого достаточно будет сформировать задание блоку DMA в виде начала буфера в памяти с указанием количества байтов этого буфера для передачи в регистр последовательного порта по мере его готовности. После передачи всех данных из буфера, DMA с помощью флага сообщит об этом процессору. Таким образом, процедура обслуживания запроса от компьютера по последовательному порту будет выполнена блоком DMA, что защитит процессор от перегрузки.

#### ФУНКЦИОНАЛЬНОЕ ОПИСАНИЕ DMA

микроконтроллеры серии STM32 [1] также имеют DMA. Причем более насыщенные модели имеют два независимых блока DMA: DMA1 и DMA2, каждый из которых имеет несколько независимых каналов. Блок DMA1 содержит 7 каналов, а DMA2 — 5. Структурная схема DMA приведена на рисунке 1.

Блок DMA STM32 может быть использован такими основными периферийными устройствами микроконтроллера STM32, как SPI, ЦАП, I2C, USART, таймеры и АЦП.



Рис. 1. Структурная схема DMA

К каждому каналу можно подключить одно из периферийных устройств, закрепленных за этим каналом. Например, регистр передачи данных модуля USART1 можно подключить к каналу 4, а регистр приема данных — к каналу 5. К этим же каналам можно подключить другую периферию. Например, за каналом 4 закреплена следующая периферия: TIM1\_CH4, TIM1\_TRIG, TIM1\_COM, TIM4\_CH2, SPI, I2C2\_RX, I2C2\_TX.

Блок DMA микроконтроллера STM32 имеет определенные особенности. В первую очередь это наличие 12 независимо конфигурируемых каналов: 7 для DMA1 и 5 для DMA2. Каждый из этих каналов связан с выделенными аппаратными DMA-запросами. На каждом канале поддерживается программный пусковой механизм. Конфигурация канала задается программно.

Приоритеты между запросами от каналов одного DMA контроллера задаются программно. Имеется четыре уровня приоритета: низкий, средний, высокий и очень высокий уровень. В случае равенства программных приоритетов, запросы регулируются аппаратно. Запрос с номером 1 имеет приоритет над запросом 2, и так далее.

Блок DMA обеспечивает независимые размерности данных для обмена между источником и адресатом в виде байта, полуслова и 32-разрядного слова. Поддерживается режим эмуляции упаковки и распаковки данных. Адреса источника и приемника обмена могут быть выровнены по размерности элемента данных.

DMA поддерживает три флага событий: половина обмена DMA, завершение обмена DMA и ошибка обмена DMA. Эти флаги логически объединяются с помощью функции «ИЛИ» в единый запрос на прерывание для каждого канала.

Блок DMA способен работать в разных режимах обмена: «память—память», «периферия—память», «память—периферия» и «периферия—периферия».

Он обеспечивает доступ к памяти Flash, SRAM, памяти периферии, шинам периферии APB1, APB2 и AHB, как к источнику и как к приемнику данных.

Программируемый размер данных для обмена может достигать значения 65536.

Если блок DMA и процессор микроконтроллера обращаются к одному и тому же устройству, то время обращения между ними будет распределено поровну. Механизм работы DMA позволяет занять шину данных на несколько рабочих тактов, а затем освобождает ее. Блок DMA выполняет прямой обмен с памятью, разделяя системную шину с ядром микроконтроллера. DMA-запрос может приостановить доступ процессора к системной шине на несколько тактов шины, если процессор и DMA работают с одним адресатом памяти или внешнего устройства. Матрица шин работает по алгоритму циклического планирования, которое гарантирует, по крайней мере, половину пропускной способности системной шины для процессора при одновременном обращении как к памяти, так и к периферии.

#### **ОПИСАНИЕ РЕГИСТРОВ DMA**

- регистры настройки и управления DMA в целом;
- регистры настройки и управления каждого канала.

Для настройки и управления DMA в целом предназначены регистры:

- DMA\_ISR регистр флагов прерывания от каналов;
- DMA\_IFCR регистр очистки флагов прерываний.

Для каждого канала служат следующие регистры:

- DMA\_CCR управляет режимом работы канала;
- DMA\_CNDTR содержит количество необходимых для передачи байт;
- DMA\_CPAR содержит указатель на периферийное устройство, которое подключено к каналу;
- DMA\_CMAR содержит указатель области памяти, в которой будут записаны или прочитаны данные.

Карта размещения регистров DMA в пространстве памяти представлена в таблице 1. В ней также показано значение регистров после сброса.

Каждый блок DMA включает в свой состав несколько групп регистров в соответствии с количеством обслуживаемых им каналов. На карте показаны группы регистров для каналов 1, 2 и 7. Регистры для остальных каналов имеют аналогичную структуру и одноименные названия, отличающиеся лишь номером канала и смещением относительно базового адреса.

Рассмотрим подробнее назначение всех разрядов этих регистров. В последующих описаниях регистров все биты для каналов 6 и 7 относятся только к DMA2, так как DMA1 имеет всего 5 каналов.

Регистр статуса прерываний DMA\_ ISR имеет нулевое смещение адреса и обнуляется после сброса микроконтроллера. Назначение его бит следующее:

- биты 31...28 зарезервированы и при чтении имеют нулевое значение;
  - биты 27, 23, 19, 15, 11, 7, 3 представляют собой флаги TEIFx ошибки обмена в канале x, где x номер канала от 1 до 7. Эти биты устанавливаются аппаратно и обнуляются программно, путем записи логической «1» в соответствующий бит регистра DMA\_IFCR. Значение флага «0» означает отсутствие ошибки обмена в канале x, а значение «1» наличие ошибки обмена в канале x;
- биты 26, 22, 18, 14, 10, 6, 2 представляют собой флаги HTIFx завершения половины обмена в канале х.
   Их установка и обнуление производится аналогично флагам TEIFx;
- биты 25, 21, 17, 13, 9, 5, 1 являются флагами TCIFx полного завершения обмена в канале х;
- биты 24, 20, 16, 12, 8, 4, 0 это флаги GIFx, указывающие на возникшие прерывания в канале х.

Регистр DMA\_IFCR служит для очистки флагов прерываний DMA, описанных выше. Его биты 31...28 зарезервированы, а остальные биты предназначены для обнуления описанных выше разрядов регистра DMA\_ISR и имеют соответствующие им названия с добавлением префикса «С» от слова Clear (пер. с англ. — очистить). Установка и обнуление этих флагов производится программно.

Регистры DMA\_CCRx нужны для конфигурации соответствующего канала х:

- биты 31...15 в нем зарезервированы и всегда читаются как «0»;
- бит 14 МЕМ2МЕМ позволяет запретить или разрешить режим работы «память-память» для DMA;
- биты 13...12 PL[1:0] определяют уровень приоритета канала и могут принимать следующие значения:
  - 00 низкий приоритет,
  - 01 средний приоритет,
  - 10 высокий приоритет,
  - 11 очень высокий приоритет;
- биты 11...10 MSIZE[1:0] задают размер данных в памяти и могут принимать значения:
  - 00 8 бит,
  - 01 16 бит,
  - 10 32 бита.
  - 11 резерв;
- биты 9...8 PSIZE[1:0] определяют размер данных для периферии аналогично битам MSIZE[1:0];

МИКРОКОНТРОЛЛЕРЫ

| Таблиц | <ol> <li>1. Карта регис</li> </ol> | стров                               | DMA    |       |                         |        |        |       |        |        |        |       |        |        |        |       |        |                |         |       |              |        |             |       |        |        |        |       |        |        |        |       |
|--------|------------------------------------|-------------------------------------|--------|-------|-------------------------|--------|--------|-------|--------|--------|--------|-------|--------|--------|--------|-------|--------|----------------|---------|-------|--------------|--------|-------------|-------|--------|--------|--------|-------|--------|--------|--------|-------|
| Сдвиг  | Регистр                            | 31 3                                | 0 29   | 28    | 27                      | 26     | 25     | 24    |        | 22     | 21     | 20    | 19     | 18     | 17     | 16    | 15     | 14             | 13      | 12    | 11           | 10     | 9           | 8     | 7      | 6      | 5      | 4     | 3      | 2      | 1      | 0     |
| 0x000  | DMA_ISR                            | Резерв                              |        | TEIF7 | HTIF7                   | TCIF7  | GIF7   | TEIF6 | HTIF6  | TCIF6  | GIF6   | TEIF5 | HTIF5  | TCIF5  | GIF5   | TEIF4 | HTIF4  | TCIF4          | GIF4    | TEIF3 | HTIF3        | TCIF3  | GIF3        | TEIF2 | HTIF2  | TCIF2  | GIF2   | TEIF1 | HTF1   | TCIF1  | GIF1   |       |
|        | Исх. Значение                      |                                     |        |       | 0                       | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     |
| 0x004  | DMA_IFCR                           | Р                                   | 'езерв |       | CTEIF7                  | CHTIF7 | CTCIF7 | CGIF7 | CTEIF6 | CHTIF6 | CTCIF6 | CGIF6 | CTEIF5 | CHTIF5 | CTCIF5 | CGIF5 | CTEIF4 | CHTIF4         | CTCIF4  | CGIF4 | CTEIF3       | CHTIF3 | CTCIF3      | CGIF3 | CTEIF2 | CHTIF2 | CTCIF2 | CGIF2 | CTEIF1 | CHTIF1 | CTCIF1 | CGIF1 |
|        | Исх. значение                      |                                     |        | 0     | 0                       | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      |       |
| 0x008  | DMA_CCR1                           |                                     |        |       |                         |        |        | P     | езері  | В      |        |       |        |        |        |       |        | MEM2MEM        | PL[1:0] |       | M SIZE [1:0] |        | PSIZE [1:0] |       | MINC   | PINC   | CIRC   | DIR   | TEIE   | HTIE   | TCIE   | H     |
|        | Исх. значение                      |                                     |        |       |                         |        |        |       |        |        |        |       |        |        |        |       |        | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     |
| 0x00C  | DMA_CNDTR1                         |                                     |        |       |                         |        |        | Pos   | onn    |        |        |       |        |        |        |       |        |                |         |       |              |        |             | JTDV  | [15:0  | ]      |        |       |        |        |        |       |
| 0,000  | Исх. значение                      |                                     |        |       |                         |        |        |       |        |        |        | 0     | 0      | 0      | 0      | 0     | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      | 0      |       |        |        |        |       |
| 0x010  | DMA_CPAR1                          |                                     |        |       |                         |        |        |       |        |        |        |       |        |        |        | PA[3  | 31:0]  |                |         |       |              |        |             |       |        |        |        |       |        |        |        |       |
| 00010  | Исх. значение                      | 0 (                                 | 0 0    | 0     | 0                       | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     |
| 0x014  | DMA_CMAR1                          |                                     |        |       |                         |        |        |       |        |        |        |       |        |        |        | MA[   | 31:0   | ]              |         |       |              |        |             |       |        |        |        |       |        |        |        |       |
| UXU14  | Исх. значение                      | 0 (                                 | 0 0    | 0     | 0                       | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     |
| 0x018  |                                    |                                     |        |       |                         |        |        |       |        |        |        |       |        | Резе   | ерв    |       |        |                |         |       |              |        |             |       |        |        |        |       |        |        |        |       |
| 0x01C  | DMA_CCR2                           |                                     |        |       |                         |        |        | Pe    | езері  | В      |        |       |        |        |        |       |        | <b>МЕМ2МЕМ</b> | PL[1:0] |       | M SIZE [1:0] |        | PSIZE [1:0] |       | MINC   | PINC   | CIRC   | DIR   | TEIE   | HTIE   | TCIE   | EN    |
|        | Исх. значение                      |                                     |        |       |                         |        |        |       |        |        |        | 0     | 0      | 0      | 0      | 0     | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      |        |       |        |        |        |       |
| 0.000  | DMA CNDTR2                         | Резерв                              |        |       |                         |        |        |       |        |        |        |       |        |        |        | ١     | NDT    | 15:0           | 1       |       |              |        |             |       |        |        |        |       |        |        |        |       |
| 0x020  | Исх. значение                      |                                     |        |       |                         |        |        |       |        | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      |        |        |       |        |        |        |       |
| 0x024  | DMA_CPAR2                          |                                     |        |       |                         |        |        |       |        |        |        |       |        |        |        | PA[3  | 31:0]  |                |         |       |              |        |             |       |        |        |        |       |        |        |        |       |
| UXUZ4  | Исх. значение                      | 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 |        |       |                         |        |        |       |        |        |        |       | 0      | 0      | 0      | 0     | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      | 0      |       |        |        |        |       |
| 0x028  | DMA_CMAR2                          |                                     |        |       |                         |        |        |       |        |        |        |       |        |        |        | MA[   | 31:0   |                |         |       |              |        |             |       |        |        |        |       |        |        |        |       |
| 0,020  | Исх. значение                      | 0 0 0 0                             |        |       | 0 0 0 0 0 0 0 0 0 0 0 0 |        |        | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     |        |        |        |       |        |        |        |       |
| 0x02C  |                                    |                                     |        |       |                         |        |        |       |        |        |        |       |        | Резе   | ерв    |       |        |                |         |       |              |        |             |       |        |        |        |       |        |        |        |       |
|        |                                    |                                     |        |       |                         |        |        |       |        |        |        |       |        |        |        |       |        |                |         |       |              |        |             |       |        |        |        |       |        |        |        |       |
| 0x080  | DMA_CCR7                           |                                     |        |       |                         |        |        | P     | езері  | В      |        |       |        |        |        |       |        | MEM2MEM        | PL[1:0] |       | M SIZE [1:0] |        | PSIZE [1:0] |       | MINC   | PINC   | CIRC   | DIR   | TEIE   | HTIE   | TCIE   | EN    |
|        | Исх. значение                      |                                     |        |       |                         |        |        |       |        |        |        |       |        |        |        |       |        | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     |
| 0.004  | DMA_CNDTR7                         | D.                                  |        |       |                         |        |        |       |        |        |        |       |        |        |        |       | ١      | NDT[           | [15:0   | ]     |              |        |             |       |        |        |        |       |        |        |        |       |
| 0x084  | Исх. значение                      |                                     |        |       |                         |        |        | Рез   | ерв    |        |        |       |        |        |        |       | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     |
| 0.000  | DMA_CPAR7                          |                                     |        |       |                         |        |        |       |        |        |        |       |        |        |        | PA[3  | 31:0]  |                |         |       |              |        |             |       |        |        |        |       |        |        |        |       |
| 0x088  | Исх. значение                      | 0 (                                 | 0 0    | 0     | 0                       | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     |
| 0.000  | DMA_CMAR7                          |                                     |        |       |                         |        |        |       |        |        |        |       |        |        |        | MA[   | 31:0   |                |         |       |              |        |             |       |        |        |        |       |        |        |        |       |
| 0x08C  | Исх. значение                      | 0 (                                 | 0 0    | 0     | 0                       | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     | 0      | 0              | 0       | 0     | 0            | 0      | 0           | 0     | 0      | 0      | 0      | 0     | 0      | 0      | 0      | 0     |
| 0x090  |                                    |                                     |        |       |                         |        |        |       |        |        |        |       |        | Резе   | ерв    |       |        |                |         |       |              |        |             |       |        |        |        |       |        |        |        |       |

- бит 7 MINC задает режим инкремента указателя в памяти и может принимать следующие значения:
  - 0 режим инкремента указателя в памяти отключен,
  - 1 режим инкремента указателя в памяти разрешен;
- бит 6 PINC служит для запрета и разрешения режима инкремента указателя периферии;
- бит 5 CIRC запрещает и разрешает режим цикличности;
- бит 4 DIR задает направление обмена данных:
  - 0 чтение из периферии,
  - 1 чтение из памяти;
- бит 3 TEIE запрещает и разрешает прерывания от ошибки обмена;

- бит 2 HTIE запрещает и разрешает прерывания от события завершения половины обмена;
- бит 1 TCIE запрещает и разрешает прерывания от события завершения обмена;
- бит 0 EN отключает и включает соответствующий канал в работу.
   Регистр DMA\_CNDTRx задает раз-

мер данных для канала х DMA:

- биты 31...16 зарезервированы и всегда читаются как «0»;
  - биты 15...0 NDT[15:0] задают размер данных обмена в байтах от 0 до 65535. В этот регистр можно производить запись только тогда, когда канал выключен. Как только канал будет разрешен, этот регистр можно

будет только читать, чтобы определить число байт, оставшееся для обмена. Данный регистр декрементируется после каждой DMA-транзакции. Как только обмен завершен, этот

регистр может либо остаться обнуленным, либо автоматически перезагрузиться ранее запрограммированным значением, если канал сконфигурирован в режиме автоматической перезагрузки, то есть цикличности.

Если значение этого регистра равно нулю, никакая транзакция не может быть обслужена, причем независимо от того, разрешен канал, или нет.

Регистр DMA\_CPARx позволяет задать адрес периферии для канала x DMA. В этот регистр нельзя произ-

водить запись, когда канал разрешен. Значение его бит:

биты 31...0 PA[31:0] задают базовый адрес регистра данных периферии, который будет участвовать в операциях чтения и записи.

Когда в регистре DMA\_CCRх биты PSIZE[1:0]=01 задают 16-битный размер элемента данных, то бит PA[0] регистра DMA\_CPARх игнорируется. Доступ к данным автоматически выравнивается по адресу полуслова. Когда биты PSIZE[1:0]=10 задают 32-битный размер элемента данных, игнорируются биты PA[1:0] регистра DMA\_CPARх. Доступ к данным периферии автоматически выравнивается по адресу слова.

Регистр DMA\_CMARx дает возможность задать адрес памяти для канала x DMA. В этот регистр также нельзя производить запись, когда канал разрешен. Значение бит регистра:

 биты 31...0 MA[31:0] задают базовый адрес в памяти микроконтроллера для данных, которые будут участвовать в операциях чтения и записи.

Когда в регистре DMA\_CCRх биты MSIZE[1:0]=01 задают 16-битный размер элемента данных, то бит MA[0] регистра DMA\_CMARх игнорируется. Доступ к данным автоматически выравнивается по адресу полуслова. Когда биты MSIZE[1:0]=10 задают 32-битный размер элемента данных, игнорируются биты MA[1:0] регистра DMA\_CMARх и доступ к данным памяти автоматически выравнивается по адресу слова.

# **DMA ТРАНЗАКЦИИ**И ОСОБЕННОСТИ РАБОТЫ

осле возникновения запланированного события, периферия посылает сигнал запроса для DMA. Блок DMA обслуживает этот запрос в зависимости от приоритета канала. Как только DMA получает доступ к периферии, он посылает ей сигнал уведомления. Внешнее устройство снимает свой запрос после получения сигнала уведомления от DMA. Как только снимается сигнал запроса от периферии, DMA, в свою очередь, снимает свой сигнал уведомления. Если появятся новые запросы, периферия может инициализировать следующую транзакцию.

В итоге, каждый DMA обмен состоит из трех операций:

 Загрузка данных из регистров данных периферии или из области памяти, производимая с помощью внутреннего регистра текущего адреса пери-

- ферии или памяти. Стартовый адрес, который используется для первого обмена, является базовым адресом периферии или памяти, и записывается в регистр DMA\_CMARx или DMA\_CPARx.
- Сохранение данных путем загрузки в регистры периферии или в область памяти, адресуя их через внутренний регистр текущего адреса периферии или памяти. Стартовый адрес, который используется для первого обмена, является базовым адресом периферии или памяти, и программируется в регистре DMA\_CMARx или DMA\_CPARx.
- Пост-декремент регистра DMA\_ CNDTRx, который содержит число транзакций, которые еще необходимо выполнить.

Каждый канал может обработать DMA-обмен между регистром периферии, имеющим фиксированный адрес, и адресом в памяти. Количество данных, которые будут переданы, задается программно от 1 до 65535 элементов. Регистр, содержащий количество данных, которые необходимо передать, будет декрементироваться после каждой транзакции.

Размеры элементов данных обмена для периферии и памяти полностью программируются с помощью битовых полей PSIZE и MSIZE в регистре DMA CCRx.

Указатели для периферии и памяти могут автоматически инкрементироваться после каждой транзакции, в зависимости от битов PINC и MINC в регистре DMA CCRx. Если разрешен режим инкремента, то адрес следующей транзакции будет адресом предыдущей транзакции, увеличенный на 1. 2 или 4, в зависимости от выбранного размера элемента данных. Первый адрес обмена — это тот адрес, который запрограммирован в регистрах DMA CPARx и DMA CMARx. Во время операций обмена эти регистры сохраняют первоначально запрограммированное значение. Текущие адреса обмена, хранимые во внутреннем регистре текущего адреса периферии или памяти, не доступны программе.

Если канал сконфигурирован в нециклическом режиме, то, после последней транзакции DMA-запрос не обслуживается, поскольку число элементов данных, которые нужно передавать, достигло нуля. Чтобы загрузить в регистр DMA\_CNDTRx новое число элементов данных, которые надо передавать, DMA-канал должен быть заблокирован.

Если DMA-канал блокируется, то DMA-регистр не сбрасывается. Регистры

DMA-каналов (DMA\_CCRx, DMA\_CPARx и DMA\_CMARx) сохраняют начальные значения, запрограммированные на этапе конфигурации канала.

В циклическом режиме, после последней транзакции, регистр DMA\_CNDTRx автоматически перезагружается первоначально запрограммированным значением. Внутренние регистры текущего адреса периферии или памяти перезагружаются значениями из регистров базового адреса DMA\_CPARx или DMA\_CMARx соответственно.

#### КОНФИГУРАЦИЯ КАНАЛОВ

тобы сконфигурировать DMA-канал, необходимо выполнить следующую последовательность:

- задать адрес регистра периферии в регистре DMA CPARx;
- задать адрес памяти в регистре DMA CMARx:
- задать общее число данных в байтах, которые необходимо переместить, в регистре DMA\_CNDTRx;
- задать приоритет канала с помощью битов PL[1:0] в регистре DMA CCRx;
- задать направление перемещения данных, режим цикличности, режим инкремента периферии и памяти, размер элемента данных периферии и памяти и источник прерывания для завершения половины или всего обмена в регистре DMA\_CCRx;
- активировать канал установкой бита ENABLE в регистре DMA\_CCRx.

Как только канал будет разрешен, он сможет обслуживать DMA-запросы от периферии, подключенной к каналу.

Как только будет передана половина байтов, будет установлен флаг HTIF и сгенерировано прерывание, если такое прерывание разрешено битом HTIE. В конце обмена будет установлен флаг его завершения TCIF и сгенерировано прерывание, если такое прерывание разрешено битом TCIE.

#### РЕЖИМ ЦИКЛИЧНОСТИ

Режим цикличности используется для управления непрерывным потоком данных с помощью кольцевых буферов, например, от АЦП в режиме сканирования. Эта особенность может быть разрешена битом СІRC в регистре DMA\_CCRx. Когда режим цикличности активизирован, то значение числа данных, которые будут переданы за один цикл, автоматически перезагружается начальным зна-

MUKPOKOHTPOAAEPЫ CHIP NEWS YKPANHA

чением, запрограммированным на этапе конфигурации канала, и DMA-запросы продолжают обслуживаться.

#### **РЕЖИМ «ПАМЯТЬ-ПАМЯТЬ»**

аналы DMA могут также работать без запроса от периферии. Такой режим называют «память-память». Если установлен «1» бит MEM2MEM в регистре DMA\_CCRx, то канал инициализирует обмен сразу, как только он программно разрешается битом EN в регистре DMA\_CCRx. Обмен останавливается в тот момент, когда значение в регистре DMA\_CNDTRx достигает нуля. Режим «память-память» не может использоваться одновременно с режимом цикличности.

#### ОБРАБОТКА ОШИБОК

Тенерация ошибки обмена по DMA может возникнуть при операции чтения или записи в зарезервированном адресном пространстве. Если происходит ошибка обмена по DMA во время доступа на чтение или запись, то канал автоматически отключается посредством аппаратного сброса бита EN в регистре конфигурации соответствующего канала DMA\_CCRx. Выставляется флаг запроса прерывания от ошибки обмена в регистре DMA\_IFR канала TEIF и генерируется прерывание, если оно разрешено битом TEIE в регистре DMA\_CCRx.

#### ПРЕРЫВАНИЯ

Запрос на прерывание может генерироваться событиями «завершение половины обмена», «завершение полного обмена» или «ошибка обмена» в каждом DMA-канале. Для удобства обработки, доступны отдельные биты разрешения прерываний, представленные в таблице 2.

### **КАРТА ЗАПРОСОВ DMA**

водная таблица запросов на обслуживание для DMA1 и DMA2 приведена соответственно в таблицах 3 и 4. Для каждого канала существует несколько источников запроса, которые объединяются с помощью логической операции «ИЛИ». Любой из каналов может быть разрешен или запрещен программно. Высшей приоритетностью обслуживания обладает первый канал.

| Таблица 2. Запросы прерываний от DMA |              |                            |  |  |  |  |  |  |  |  |
|--------------------------------------|--------------|----------------------------|--|--|--|--|--|--|--|--|
| Событие прерывания                   | Флаг события | Бит управления разрешением |  |  |  |  |  |  |  |  |
| Завершение половины обмена           | HTIF         | HTIE                       |  |  |  |  |  |  |  |  |
| Завершение полного обмена            | TCIF         | TCIE                       |  |  |  |  |  |  |  |  |
| Ошибка обмена                        | TEIF         | TEIE                       |  |  |  |  |  |  |  |  |

| Таблица 3. Сводная таблица запросов для DMA1 |          |           |                     |                                   |             |                       |                      |  |  |  |
|----------------------------------------------|----------|-----------|---------------------|-----------------------------------|-------------|-----------------------|----------------------|--|--|--|
| Периферия                                    | Канал 1  | Канал 2   | Канал 3             | Канал 4                           | Канал 5     | Канал 6               | Канал 7              |  |  |  |
| ADC1                                         | ADC1     |           |                     |                                   |             |                       |                      |  |  |  |
| SPI/I2S                                      |          | SPI1_RX   | SPI1_TX             | SPI/I2S2_RX                       | SPI/I2S2_TX |                       |                      |  |  |  |
| USART                                        |          | USART3_TX | USART3_RX           | USART1_TX                         | USART1_RX   | USART2_RX             | USART2_TX            |  |  |  |
| I2C                                          |          |           |                     | I2C2_TX                           | I2C2_RX     | I2C1_TX               | I2C1_RX              |  |  |  |
| TIM1                                         |          | TIM1_CH1  | TIM1_CH2            | TIM1_CH4<br>TIM1_TRIG<br>TIM1_COM | TIM1_UP     | TIM1_CH3              |                      |  |  |  |
| TIM2                                         | TIM2_CH3 | TIM2_UP   |                     |                                   | TIM2_CH1    |                       | TIM2_CH2<br>TIM2_CH4 |  |  |  |
| TIM3                                         |          | TIM3_CH3  | TIM3_CH4<br>TIM3_UP |                                   |             | TIM3_CH1<br>TIM3_TRIG |                      |  |  |  |
| TIM4                                         | TIM4_CH1 |           |                     | TIM4_CH2                          | TIM4_CH3    |                       | TIM4_UP              |  |  |  |

| Таблица 4. Сводная таблица запросов для DMA2 |                       |                                   |                  |              |          |  |  |  |  |  |
|----------------------------------------------|-----------------------|-----------------------------------|------------------|--------------|----------|--|--|--|--|--|
| Периферия                                    | Канал 1               | Канал 2                           | Канал 3          | Канал 4      | Канал 5  |  |  |  |  |  |
| ADC3                                         |                       |                                   |                  |              | ADC3     |  |  |  |  |  |
| SPI/I2S3                                     | SPI/I2S3_RX           | SPI/I2S3_TX                       |                  |              |          |  |  |  |  |  |
| UART4                                        |                       |                                   | UART4_RX         |              | UART4_TX |  |  |  |  |  |
| SDIO                                         |                       |                                   |                  | SDIO         |          |  |  |  |  |  |
| TIM5                                         | TIM5_CH4<br>TIM5_TRIG | TIM5_CH3<br>TIM5_UP               |                  | TIM5_CH2     | TIM5_CH1 |  |  |  |  |  |
| TIM6/DAC1                                    |                       |                                   | TIM6_UP/<br>DAC1 |              |          |  |  |  |  |  |
| TIM7/DAC2                                    |                       |                                   |                  | TIM7_UP/DAC2 |          |  |  |  |  |  |
| TIM8                                         | TIM8_CH3<br>TIM8_UP   | TIM8_CH4<br>TIM8_TRIG<br>TIM8_COM | TIM8_CH1         |              | TIM8_CH2 |  |  |  |  |  |

#### **ПРОГРАММИРОВАНИЕ DMA**

ля использования блока DMA в программе необходимо выполнить его инициализацию и настройку параметров. Рассмотрим эти операции на примере подключения передатчика последовательного порта USART1\_TX к каналу 4 DMA1 для передачи 64 байт. Начнем с настройки адреса источника и приемника данных канала DMA.

Инициализация контроллера DMA, так же как и любого периферийного устройства, начинается с подачи на него тактовых импульсов. Делается это с помощью операции:

if ((RCC->AHBENR & RCC\_AHBENR\_DMA1EN)
!= RCC\_AHBENR\_DMA1EN) RCC->AHBENR
|=RCC\_AHBENR\_DMA1EN;

Далее следует указать адрес регистра периферии, с которой будет работать канал DMA:

DMA1\_Channel4->CPAR = (uint32\_t)&USART1->DR; // Адрес регистра периферии

Теперь определимся с источником данных. Пусть это будет массив символов:

unsigned char BuffTxd[64];

Тогда адрес буфера в памяти можно задать так:

```
DMA1_Channel4->CMAR = (uint32_t)&BuffTxd[0]; // Адрес буфера в памяти
```

Далее укажем количество байт, которое следует передать:

```
DMA1_Channel4->CNDTR = 64; //
Количество данных для передачи
```

На этом настройка адресов источника и приемника канала DMA заканчивается и далее необходимо настроить режим работы канала.

Данную процедуру можно разделить на три части:

- настройка режима связи с периферийным устройством;
- настройка режима связи с памятью;
- настройка канала в целом.

Настройка режима связи с периферийным устройством подобна настройке режима связи с памятью. Необходимо задать размерность данных и активировать инкремент указателя.

Размерность данных может составлять 8, 16 или 32 бита. В рассматриваемом примере данные будут перемещаться из буфера памяти в регистр данных USART1\_TX. Для этого необходимо будет поместить в один и тот же регистр данных USART1\_TX первый байт из буфера, затем второй и так далее до конца буфера. Значит, инкрементация указателя на память необходима, а инкрементация указателя на периферийное устройство не требуется.

Настройки канала в целом включают в себя:

- задание режима цикличности в виде однократного или циклического обмена;
- задание направления чтения из памяти или периферии;
- задание уровня приоритета канала;
- разрешение при необходимости прерываний.

Данные настройки выполняются с помощью битов регистра управления канала ССР, описанных ранее. Запись данных в управляющий регистр можно выполнять побитно или в один прием 32-разрядным словом. Для наглядности рассмотрим пример побитного занесения данных.

Вначале выполним предварительную очистку управляющего регистра:

```
DMA1_Channel4->CCR=0; // Очистка регистра конфигурации четвертого канала
```

Далее зададим размер элемента данных размером 8 бит путем обнуления соответствующего поля:

```
DMA1_Channel4->CCR &= ~DMA_CCR4_MSIZE; // 8 6MT
```

Для задания другого размера можно использовать следующие операции:

```
DMA1_Channel4->CCR |= DMA_CCR4_
MSIZE_0; // 16 бит
DMA1_Channel4->CCR |= DMA_CCR4_
MSIZE_1; // 32 бита
```

Аналогично задаем размер элемента данных для периферии:

```
DMA1_Channel4->CCR &= ~DMA_CCR4_
PSIZE; // 8 6uT
```

```
Листинг 1
unsigned char BuffTxd[32]; // Инициализация буфера передатчика
// Функция инициализации DMA1 для передачи в порт USART1
```

```
void USART1_TX_DMA1_Init (void)
{
    // Включить тактирование DMA1
    if ((RCC->AHBENR & RCC_AHBENR_DMA1EN) != RCC_AHBENR_DMA1EN)
|= RCC_AHBENR_DMA1EN;
    // Задать адрес источника и приемника и количество данных для обмена
```

// Задать адрес источника и приемника и количество данных для обмена DMA1\_Channel4->CPAR = (uint32\_t)&USART1->DR; // Задать адрес регистра периферии

DMA1\_Channel4->CMAR = (uint32\_t)&BuffTxd[0]; // Задать адрес буфера в памяти

```
DMA1_Channel4->CNDTR = 32; // Задать количество данных для обмена // Настройка конфигурации

DMA1_Channel4->CCR = 0; // Обнуление регистра конфигурации

DMA1_Channel4->CCR &= ~DMA_CCR4_CIRC; // Отключить циклический режим

DMA1_Channel4->CCR |= DMA_CCR4_DIR; // Задать направление чтение из памяти
```

// Настроить работу с периферийным устройством

DMA1\_Channel4->CCR &= ~DMA\_CCR4\_PSIZE; // Задать размерность данных 8 бит

DMA1\_Channel4->CCR &= ~DMA\_CCR4\_PINC; // Запретить инкремент указателя

// Настроить работу с памятью

DMA1\_Channel4->CCR &= ~DMA\_CCR4\_MSIZE; // Задать размерность данных 8 бит DMA1\_Channel4->CCR |= DMA\_CCR4\_MINC; // Включить инкремент указателя USART1->CR3 |= USART\_CR3\_DMAT; // Разрешить передачу USART1 через DMA

```
// Функция проверки флага окончания обмена в канале
// Результат: 0 - обмен не завершен, 1 - обмен завершен
unsigned char GetStateDMAChannel4(void)
{
  if(DMA1->ISR & DMA_ISR_TCIF4) return 1; // Если флаг TCIF установлен -
  обмен завершен
  return 0; // Иначе - обмен продолжается
}
// Функция запуска обмена в канале
```

// Apryment LengthBufer - количество данных для обмена

void StartDMAChannel4(unsigned int LengthBufer)
{
 DMA1\_Channel4->CCR &= ~DMA\_CCR4\_EN; // Запретить работу канала
 DMA1\_Channel4->CNDTR = LengthBufer; // Загрузить количество данных для обмена
 DMA1->IFCR |= DMA\_IFCR\_CTCIF4; // Обнулить флаг окончания обмена
 DMA1\_Channel4->CCR |= DMA\_CCR4\_EN; // Разрешить работу канала

Для передачи всего массива данных из буфера активируем режим инкремента указателя в памяти:

```
DMA1_Channel4->CCR |= DMA_CCR4_PINC;
// Инкремент указателя
```

Запретим инкремент указателя для периферии:

```
DMA1_Channel4->CCR &= ~DMA_CCR4_PINC;
```

В обычном режиме DMA останавливается после выполнения одного цикла обмена. Чтобы инициировать следующий цикл обмена, необходимо выполнить следующие действия: отключить канал DMA, перезагрузить регистр CNDTR, вновь включить канал DMA. Но можно изначально задать режим цикли-

ческого обмена. Тогда по окончании передачи DMA автоматически начнет новый цикл. Для этого необходимо выполнить следующие операции:

```
DMA1_Channel4->CCR |= DMA_CCR4_CIRC;

// Включить циклический режим

DMA1_Channel4->CCR |= DMA_CCR4_DIR;

// Задать направление передачи

данных из памяти

DMA1_Channel4->CCR |= DMA_CCR4_EN;

// Разрешить работу канала
```

Кроме этого необходимо разрешить работу периферии через DMA, воспользовавшись описанием периферийного устройства, которое нужно подключить к DMA. В нашем случае для подключения USART1 используем следующий код:

MUKPOKOHTPOAAEPЫ CHIP NEWS YKPANHA

```
USART1->CR3 |= USART_CR3_DMAT;
// Разрешить передачу USART1 через DMA
```

Узнать об окончании процедуры обмена через DMA помогут следующие флаги в регистре ISR: TEIF — ошибка обмена в канале, HTIF — передана половина буфера, TCIF — передан весь буфер и GIF — общий флаг прерывания в канале, который устанавливается, если установлен любой из флагов TEIF, HTIF или TCIF.

Для проверки соответствующего флага канала 4 необходимо выполнить следующие процедуры:

```
if (DMA1->ISR & DMA_ISR_TEIF4) {} //
Проверить флаг TEIF ошибки обмена
if (DMA1->ISR & DMA_ISR_HTIF4) {} //
Проверить флаг HTIF передачи половины
буфера
if (DMA1->ISR & DMA_ISR_TCIF4) {} //
Проверить флаг TCIF окончания обмена
```

Для обнуления установленного флага канала 4 существует регистр IFCR. Очистка соответствующего флага выполняется так:

```
DMA1->IFCR |= DMA_ISR_TEIF4; //
Очистить флаг ошибки обмена TEIF
DMA1->IFCR |= DMA_ISR_HTIF4; //
Очистить флаг передачи половины
буфера HTIF
DMA1->IFCR |= DMA_ISR_TCIF4; //
Очистить флаг окончания обмена TCIF
```

# Листинг 2

```
unsigned char BuffTxd[32]; //
Инициализация буфера передатчика
void main()
// Загрузка буфера
BuffTxd[0] = 'Д';
BuffTxd[1] = 'o';
BuffTxd[2] = '6';
BuffTxd[3] = 'p';
BuffTxd[4] = 'ы';
BuffTxd[5] = 'й';
BuffTxd[6] = ' ';
BuffTxd[7] = '\pi';
BuffTxd[8] = 'e';
BuffTxd[9] = 'h';
BuffTxd[10] = 'b';
BuffTxd[11] = '!';
USART1_TX_DMA1_Init(); // Инициали-
зация режима DMA1 для USART1
StartDMAChannel4(12); // Пуск передачи
while(GetStateDMAChannel4()==0)
{}; // Ждать окончания передачи
StartDMAChannel4(12); // Повторный
пуск перелачи
while(GetStateDMAChannel4()==0)
{}; // Ждать окончания передачи
```

```
Листинг 3
uint16_t Buffer[10] = {0x31, 0x32, 0x33, 0x34, 0x35, 0x36, 0x37, 0x38, 0x39, 0x3A};
// Обработчик прерывания DMA1
void DMA1_Channel6_IRQHandler(void)
DMA ClearITPendingBit (DMA1 IT TC6);
DMA Cmd(DMA1 Channel6, DISABLE);
// Функция инициализации DMA1 для USART2
void init_DMA1_USART2()
RCC->APB2ENR |= RCC APB2ENR IOPDEN | RCC APB2ENR AFIOEN;
RCC->APB1ENR |= RCC APB1ENR USART2EN;
AFIO->MAPR |= AFIO_MAPR_USART2_REMAP;
GPIOD->CRL &= !GPIO_CRL_CNF5;
GPIOD->CRL |= GPIO_CRL_CNF5_1 | GPIO_CRL_MODE5_0 | GPIO_CRL_CNF6_0;
USART2->BRR = USART_BRR;
USART2->CR1 = USART_CR1_UE | USART_CR1_TE | USART_CR1_RE;
RCC_AHBPeriphClockCmd(RCC_AHBPeriph_DMA1, ENABLE);
DMA_InitTypeDef DMA_InitStruct;
DMA_StructInit(&DMA_InitStruct);
DMA InitStruct.DMA DIR = DMA DIR PeripheralDST;
DMA_InitStruct.DMA_PeripheralBaseAddr = (uint32_t) &(USART2->DR);
DMA_InitStruct.DMA_MemoryBaseAddr = (uint32_t) Buffer;
DMA_InitStruct.DMA_BufferSize = 10;
DMA InitStruct.DMA MemoryInc = DMA MemoryInc Enable;
DMA_InitStruct.DMA_PeripheralDataSize = DMA_PeripheralDataSize_Byte;
DMA_InitStruct.DMA_MemoryDataSize = DMA_MemoryDataSize_Byte;
DMA_InitStruct.DMA_Mode = DMA_Mode_Normal;
DMA_Init(DMA1_Channel6, &DMA_InitStruct);
USART_DMACmd(USART2, USART_DMAReq_Tx, ENABLE);
DMA_Cmd(DMA1_Channel6, ENABLE);
DMA_ITConfig(DMA1_Channel6, DMA_IT_TC, ENABLE);
NVIC_EnableIRQ(DMA1_Channel6_IRQn);
// Главный модуль программы
void main()
init_DMA1_USART2();
while(1);
```

#### ПРИМЕРЫ ПРОГРАММ

Влистинге 1 приведен пример программного кода набора функций настройки DMA для работы с USART1\_TX, созданных на основе изложенного материала.

Приведенные функции используем в программе, которая позволит передать содержимое буфера в порт USART1 через DMA без участия процессора. Пример такой программы приведен в листинге 2. В качестве данных буфера будет загружена фраза «Добрый дены». Естественно, перед использованием программы необходимо будет выполнить инициализацию USART1.

Данная программа обладает определенным недостатком, связанным с необходимостью проверять флаг окончания передачи. Избавиться от этого недостатка поможет использование прерываний от канала DMA.

В качестве нового примера использования прерываний от DMA рассмотрим программу, приведенную в листинге 3.

В этой программе формируется буфер данных для передачи в порт USART2 и производится инициализация канала 6 DMA1 с разрешением прерываний. По окончании передачи произойдет прерывание, которое вызовет обработчик DMA1\_Channel6\_IRQHandler. В этом обработчике обнуляется бит прерывания и отключается 6-й канал DMA1.

Подробнее познакомиться с блоком DMA поможет первоисточник [2].

Литература:

- 1. www.st.com.
- 2. www.st.com/web/en/resource/ technical/document/reference\_manual/ CD00246267.pdf. CNY

<sup>\*</sup> Статья перепечатана из журнала «Современная электроника», № 4, 2015 г., с разрешения редакции, тел. +7 (495) 232-00-87, www.soel.ru